国产一国产一级毛片aaa_日韩精品综合日本欧美色_亚洲一级一在线观看_黄色中文一级视频_欧美一级免费高清_最新在线观看你懂的_99热在线这里只精品20_亚洲aV五月婷婷_乌克兰美女浓毛bbw_亚洲高清av观看

Shenzhen International Cross-border E-commerce Trade Fair 2019

2019 第三屆深圳國際跨境電商交易博覽會

2019.11.03

www.icbeexpo.com

右側(cè).jpg

行業(yè)新聞

Trends | 會議記錄:第四屆國際先進光刻技術(shù)研討會在成都閉幕

2020-11-30 14:18:16


11月6日,第四屆國際先進光刻技術(shù)研討會在成都勝利閉幕,會議由中國集成電路創(chuàng)新聯(lián)盟和中國光學(xué)學(xué)會主辦,中國科學(xué)院微電子研究所、中科芯未來微電子科技成都有限公司和中國科學(xué)院光電技術(shù)研究所承辦,成都市雙流區(qū)人民政府和南京誠芯集成電路技術(shù)研究院協(xié)辦,IEEE電氣和電子工程師協(xié)會提供技術(shù)支持。本次會議由Mentor、EDWARDS、GIGAPHOTON、漢拓光學(xué)材料、華虹集團、JSR、沈陽芯源、KLA、南大光電、PIBOND、全芯智造、SMEE、燕東微電子、ZEISS、Cymer、KEMPUR等國內(nèi)外企業(yè)提供贊助。來自中國、美國、德國、日本、荷蘭等世界各地眾多名企、廠商、科研機構(gòu)、高校的共500余名技術(shù)專家和學(xué)者參加了本屆大會。


會議開始,大會主席、中國集成電路創(chuàng)新聯(lián)盟副理事長兼秘書長、中國科學(xué)院集成電路創(chuàng)新研究院(籌)院長葉甜春研究員,IEEE終身會士、SPIE & JSAP 會士、ALITECS公司資深經(jīng)理岡崎信次(遠程),中共成都市雙流區(qū)委副書記李建分別致辭。中國光學(xué)學(xué)會秘書長、COS & OSA & SPIE會士、浙江大學(xué)教授、現(xiàn)代光學(xué)儀器國家重點實驗室主任劉旭教授主持開幕式。按照大會安排,在這兩天的時間里,來自斯坦福大學(xué)、ARCNL、長存、長鑫、華力、Mentor、ASML、ICRD、Nikon、Canon、微軟等公司機構(gòu)的特邀嘉賓分別就擬定的主題做了特邀報告,深入分析了光刻領(lǐng)域先進節(jié)點最新的技術(shù)手段和解決方案,內(nèi)容豐富,包含先進節(jié)點的計算光刻技術(shù)、SMO、DTCO、EUV、工藝、量測、Deep Learning、光刻設(shè)備、材料等。


DIC顯示展


本次會議由于疫情的原因,部分國外嘉賓無法現(xiàn)場參會,因此會議方開通了線上互動環(huán)節(jié),除現(xiàn)場500余位參會者外,還有30余位國外演講嘉賓和組委會成員線上參會,進行線上報告并與現(xiàn)場參會者進行互動。會議現(xiàn)場也嚴(yán)格執(zhí)行成都疫情期間的管理方案,實行體溫監(jiān)測,發(fā)放口罩及消毒用品等措施。疫情并沒有削弱業(yè)內(nèi)對IWAPS的熱情,參會人數(shù)相比往屆會議有大幅提升。


DIC顯示展


近年來,中國集成電路蓬勃發(fā)展,基于這樣的形式,國際先進光刻技術(shù)研討會應(yīng)運而生。IWAPS為來自國內(nèi)外半導(dǎo)體工業(yè)界、學(xué)術(shù)界的資深技術(shù)專家和優(yōu)秀研究人員等提供了一個技術(shù)交流平臺,參會者可以就材料、設(shè)備、工藝、測量、計算光刻和設(shè)計優(yōu)化等主題分享各自的研究成果,探討圖形化解決方案,研討即將面臨的技術(shù)挑戰(zhàn)。作為國際高端光刻技術(shù)研討會,其發(fā)言者均為特邀自光刻及其相關(guān)領(lǐng)域的國內(nèi)外資深專家,代表了其所在領(lǐng)域的國際先進水平。報告內(nèi)容涉及廣泛,涵蓋了當(dāng)前的技術(shù)現(xiàn)狀、未來的發(fā)展趨勢以及面臨的挑戰(zhàn)等。該研討會旨在為與會者提供一個深入討論的互動平臺,也為想要了解更多國內(nèi)外半導(dǎo)體業(yè)界動態(tài)的研究者和工程師提供更多機會。


DIC顯示展


IWAPS已連續(xù)舉辦三屆,今年在成都舉辦第四屆。成都,在新中國成立初期就是國家四大電子工業(yè)基地之一,是我國中西部電子信息產(chǎn)業(yè)重要基地。這座新中國規(guī)劃的電子產(chǎn)業(yè)基地已經(jīng)走過了60余年的風(fēng)風(fēng)雨雨,為支撐我國的電子產(chǎn)業(yè)尤其是國防軍工電子產(chǎn)業(yè)做出過巨大的貢獻。成都的電子信息產(chǎn)業(yè)基礎(chǔ)雄厚,擁有電子制造企業(yè)500余戶,聚集了英特爾、IBM、格羅方德等60余家世界500強和國際知名公司,從業(yè)人員60余萬。此外,成都還擁有一批國家級電子類高校和科研機構(gòu)。作為中西部地區(qū)集成電路產(chǎn)業(yè)發(fā)展領(lǐng)先城市,近兩年密集出臺相關(guān)政策,加快推動集成電路產(chǎn)業(yè)發(fā)展,產(chǎn)業(yè)發(fā)展勢頭強勁。目前,成都已形成了從集成電路、新型顯示、整機制造到軟件服務(wù)的全產(chǎn)業(yè)鏈條,正聚焦“一芯、一屏”攻堅突破集群發(fā)展,積極創(chuàng)建“中國制造2025”國家級示范區(qū)。此次會議數(shù)百位行業(yè)專家齊聚一堂,共同把脈先進光刻技術(shù)的發(fā)展節(jié)奏,為助推產(chǎn)業(yè)升級改造指點迷津。


本次會議結(jié)合當(dāng)前國內(nèi)外光刻技術(shù)發(fā)展現(xiàn)狀,以專業(yè)視角預(yù)測發(fā)展趨勢,助謀集成電路產(chǎn)業(yè)發(fā)展,并將為雙流區(qū)乃至成都市的集成電路產(chǎn)業(yè)發(fā)展提供更為廣闊的發(fā)展思路,推動產(chǎn)業(yè)實現(xiàn)更快更優(yōu)的提升。

以下是會議報告內(nèi)容:


DIC顯示展


來自斯坦福大學(xué)的H.-S. Philip Wong教授介紹了用于3D集成電路的材料與器件。自從60年前集成電路發(fā)明以來,我們見證了半導(dǎo)體技術(shù)如何從服務(wù)器到個人電腦和智能手機改變了我們的日常生活。半導(dǎo)體技術(shù)不僅在經(jīng)濟發(fā)展方面對人類起著至關(guān)重要的作用,而且影響著我們的生活,工作和娛樂方式。例如,這一至關(guān)重要的作用體現(xiàn)在使用高性能計算來找到治愈COVID-19的方法,以及用于遠程辦公、電子商務(wù)的計算和通信技術(shù)。未來的電子系統(tǒng)將像過去的五十多年一樣,繼續(xù)依靠半導(dǎo)體技術(shù)的發(fā)展并從中受益。三維集成是集成電路的主要技術(shù)方向之一。H.-S. Philip Wong教授將概述為實現(xiàn)擁有多個邏輯層和存儲層的單片3D集成芯片,我們還需要開發(fā)哪些新材料和器件技術(shù)。推測如何將它們集成到未來的電子系統(tǒng)中,以及未來的3D集成電路需要怎樣的技術(shù)支持。


來自華為海思的Nan Fu介紹了用于12納米FinFET技術(shù)的基于圖形化工藝窗口的工藝設(shè)計聯(lián)合優(yōu)化技術(shù)。設(shè)計工藝聯(lián)合優(yōu)化可以通過平衡多層后道金屬層的工藝窗口來幫助實現(xiàn)亞12 nm FinFET技術(shù)。從14nm到12nm節(jié)點,M2/M3金屬層的周期縮減使得低高度的6T標(biāo)準(zhǔn)單元得以實現(xiàn),產(chǎn)生出具有競爭力的PPAC(power-performance-area-cost)。為了快速實現(xiàn)產(chǎn)量提升,采用了謹(jǐn)慎的DTCO來權(quán)衡最具挑戰(zhàn)性的M2 / M3層與M1底層之間的圖案化工藝窗口,以及為新產(chǎn)品推出特殊的單元結(jié)構(gòu)設(shè)計。歸功于基于圖案化工藝窗口的DTCO技術(shù),12nm技術(shù)節(jié)點在14nm批量生產(chǎn)后只多用了一個季度的開發(fā)時間。華為與代工合作伙伴一起實現(xiàn)了具有競爭力的PPA以及富有成本效益的子節(jié)點技術(shù)。


來自Mentor的Steffen Schulze介紹了如何通過Calibre Fab解決方案提供可預(yù)測的設(shè)計和工藝見解、加速良率爬坡。設(shè)計和工藝的交互是半導(dǎo)體領(lǐng)域研究的一個持續(xù)話題。在這個方向上我們?yōu)榇艘呀?jīng)探索了很長時間,從開始的為設(shè)計實現(xiàn)定義良好的規(guī)則以及為工藝變化定義控制限制從而確保集成電路良率,到現(xiàn)在我們擁有可制造性設(shè)計(design for manufacturing, DFM)和設(shè)計技術(shù)協(xié)同優(yōu)化(DTCO)這樣的專門工作,以此來應(yīng)對設(shè)計-工藝交互中日益增長的復(fù)雜性以及由此產(chǎn)生的缺陷模式。隨著我們不斷縮小特征尺寸并增加集成密度,集成電路的復(fù)雜性趨勢仍在繼續(xù)。在這項工作的中心,是要理解交互作用并確保在開發(fā)階段涵蓋設(shè)計變更以及工藝變更。該演講將簡要介紹DFM和DTCO方法。它將展示如何利用機器學(xué)習(xí)技術(shù)對版圖和設(shè)計分析結(jié)果、工藝模型和工藝參數(shù)以及良率和可靠性數(shù)據(jù)之間進行聯(lián)合解釋,從而提供對復(fù)雜交互的新見解,并指導(dǎo)設(shè)計、工藝開發(fā)和爬坡中的指導(dǎo)、調(diào)試和修正。我們將展示如何通過Calibre系列產(chǎn)品中廣泛的工具和應(yīng)用程序組合改善測試芯片的質(zhì)量,以及通過熱點預(yù)測并指導(dǎo)工藝調(diào)整從而幫助引入新產(chǎn)品。


來自ICRD的的Xuelong Shi介紹了快速準(zhǔn)確的基于機器學(xué)習(xí)的反演光刻:使用基于物理的特征圖和經(jīng)過特殊設(shè)計的DCNN。反演光刻技術(shù)(Inverse lithography technology, ILT)旨在實現(xiàn)最佳的掩模設(shè)計,成而生成目標(biāo)圖形。由于巨大的計算資源需求和較長的計算時間,ILT的全芯片實現(xiàn)仍然是一項艱巨的任務(wù)。為了實現(xiàn)全芯片級別的反演光刻技術(shù),我們在本研究中提出了一種方法,能夠?qū)⑶皫讉€基于物理學(xué)的特征圖與經(jīng)過特殊設(shè)計的深度卷積神經(jīng)網(wǎng)絡(luò)(DCNN)結(jié)構(gòu)相結(jié)合。他們的測試結(jié)果表明,這種方法可以使基于機器學(xué)習(xí)的反演光刻變得更加容易,快速和準(zhǔn)確。


DIC顯示展


來自AMEDAC的Xiaodong Meng介紹了在低k1光刻中透鏡像差對CD和位置的影響。在低k1光刻中,光刻分辨率接近光學(xué)衍射極限。對于如此精密的光刻工藝,透鏡像差的影響是需要關(guān)注和討論的。在圓形光瞳中,光刻透鏡的像差通常由Zernike多項式表示。從理論上講,偶數(shù)階Zernike像差主要引起圖形關(guān)鍵尺寸(CD)的變化,奇數(shù)階Zernike像差主要引起圖形位置的變化。他們在多種光刻參數(shù)下研究了光刻CD和位置的變化,例如數(shù)值孔徑(NA),照明光源分布,離焦和圖形周期?;谝陨蠑?shù)據(jù),報告全面討論了每項Zernike像差對圖形CD和位置的影響。有助于準(zhǔn)確預(yù)測圖形CD和位置變化,以及針對實際光刻鏡頭進行考慮像差的光學(xué)鄰近校正(OPC)。

來自Hitachi High-Tech的Masami Ikota介紹了用于先進版圖的電子束量測,器件結(jié)構(gòu)的發(fā)展趨勢有兩個方向,即縮小幾何結(jié)構(gòu)和三維結(jié)構(gòu)。當(dāng)幾何形狀繼續(xù)收縮,EPE(邊緣放置誤差)規(guī)格將變得嚴(yán)格。EPE主要由整體CD均勻性、局部CD均勻性和未對準(zhǔn)(misalignment)組成。對于EUV光刻,應(yīng)監(jiān)測缺陷的ppm-ppb水平,需要大量的量測數(shù)據(jù)。對于三維NAND等三維立體結(jié)構(gòu),需要監(jiān)測高AR (>40)的底部CD或溝槽孔的傾斜。這些工藝難題要求測量工具具有高精度、高速度和高AR圖形可視化的特點。原子級的嚴(yán)密設(shè)備匹配和穩(wěn)定的設(shè)備運行也是必不可少的。電子束量測工具必須滿足這些要求。在精度和匹配方面,除了硬件改進外,還引入了“銳度特性均衡器”(Sharpness Characteristic Equalizer)對圖像質(zhì)量進行匹配。對于大量量測,用AI評估大視場成像。對于高AR圖形和不對準(zhǔn)的監(jiān)測,可采用帶有自動光束傾斜技術(shù)的高壓電子束量測工具。


來自YMTC的Dean Wu介紹了3D-NAND兩次Memory Hole刻蝕工藝的OVL測量。隨著3D-NAND閃存芯片存儲密度的不斷增加,堆疊的層數(shù)和總高度也在不斷增加;從而導(dǎo)致由于局部圖形設(shè)計不同而產(chǎn)生的應(yīng)力不匹配的問題更嚴(yán)重和同樣也帶來了更高深寬比刻蝕制程。局部應(yīng)力不匹配將導(dǎo)致傳統(tǒng)的切割道位置套刻誤差(OVL)Mark不能再代表芯片內(nèi)部的OVL,更高的深寬比蝕刻制程也將導(dǎo)致更嚴(yán)重的傾斜。3D-NAND最具挑戰(zhàn)性的制程就是高深寬比Memory hole的刻蝕,在疊加高度增加的過程中Memory hole的刻蝕工藝可能會達到一些很難突破的瓶頸,因此在3D-DAND制程中引入了兩次Memory hole刻蝕的工藝,對于兩次Memory hole刻蝕的工藝,下層和上層連接處的OVL是最關(guān)鍵的也是最大的挑戰(zhàn)。但不幸的是,應(yīng)力和上層Memory hole的傾斜都會影響OVL測量。如何準(zhǔn)確地測量連接位置的OVL是兩次Memory hole刻蝕工藝的最關(guān)鍵的基本要求之一。這篇報告介紹一種光學(xué)測量方法,它可以直接測量device pattern在連接位置處的OVL,其精度與SEM OVL相當(dāng),而且具有更快的量測速度。


來自CXMT的張君君介紹了使用YieldStar基于衍射的套刻測量的實時制程監(jiān)控。實時制程監(jiān)控(RTPM)是一種利用物理預(yù)測模型對半導(dǎo)體制造進行監(jiān)控和調(diào)整的方法。這是一種快速、無損的制程偏移測量方法,它采用了來自YieldStar的基于衍射的套刻測量的輸入。預(yù)測模型由一個物理模型建立,該物理模型接收標(biāo)準(zhǔn)制造信息作為輸入。該預(yù)測能力已在一個制造環(huán)境實驗中得到驗證,對于層厚的預(yù)測差異小于3%。


DIC顯示展


來自HLMC的Dongyu Xu介紹了用于套刻誤差控制的CDSEM輔助光學(xué)測量。隨著半導(dǎo)體工藝的不斷革新,誤差控制已成為最關(guān)鍵和最具挑戰(zhàn)性的部分。先進的技術(shù)節(jié)點需要更嚴(yán)格的光刻誤差控制,因此高階修正是一種作為抑制產(chǎn)品套刻精度的常見解決方案。而高階修正往往需要在曝光區(qū)域使用更多的測量和更多的目標(biāo)。此外,測量位置也會影響生成的套刻精度。由于技術(shù)的限制,基于圖像的套刻精度(IBO)只能測量放置在器件周圍劃線處的光柵目標(biāo)。目標(biāo)在某些區(qū)域可能分布不均勻,部分區(qū)域甚至都無法放置。本報告提出了一種利用CDSEM量測來補充IBO目標(biāo)缺失位置的新方法。該方法顯著恢復(fù)了IBO目標(biāo)缺陷處的誤校正,從而改善了產(chǎn)品套刻精度。


來自ARCNL的Joost Frenken介紹了極紫外光刻中的材料挑戰(zhàn)。通過借助精心設(shè)計的納米結(jié)構(gòu)可達到的極端性能,在13.5nm的極紫外波長下進行納米光刻變成了可能。納米光刻通常包含精心選擇的材料制成的超薄薄膜,例如鉬-硅多層鏡。在這篇演講中,演講者將簡要介紹阿姆斯特丹納米光刻高級研究中心(ARCNL)進行的相關(guān)研究,這些研究旨在為此類薄膜結(jié)構(gòu)的形成和表現(xiàn)提供基礎(chǔ)的分析,并著重于其表面與界面。演講者特別注意在沉積過程中產(chǎn)生的結(jié)構(gòu)的原子尺度排列,作者隨后采用了原位掃描隧道顯微鏡(in-situ Scanning Tunneling Microscopy)進行觀測。這篇演講將說明ARCNL研究所所采取的方法。該研究所將基礎(chǔ)、學(xué)術(shù)風(fēng)格的科學(xué)直接與工業(yè)光刻相關(guān)的應(yīng)用前景相結(jié)合。


來自CEA Tech的Laurent PAIN介紹了RTO的良性循環(huán)——如何支持并推動從材料到集成的技術(shù)發(fā)展。未來,在對移動、通訊和健康的需求推動下,微電子技術(shù)進入了一個新的時代。這種新的生態(tài)環(huán)境推動著半導(dǎo)體生態(tài)系統(tǒng)開發(fā)新的競爭性技術(shù),以制造符合社會期望的新器件,如能量收集、長期可靠性和可持續(xù)發(fā)展。除了主要的IDM公司外,研究技術(shù)辦公室(Research Technology Offices , RTO)致力于開發(fā)這些與未來社會模式相一致的新的差異化解決方案。出于對高生產(chǎn)率的關(guān)注,RTOs提供了開發(fā)新的設(shè)備架構(gòu)或功能的可能性,與基于新的設(shè)備平臺和材料的新制造工藝的開發(fā)相關(guān)的功能。本次演講通過嵌段共聚物定向自組裝(Block copolymer directed Self-assembly) 與CMP兩個在CEA-LETI環(huán)境中參與的研發(fā)合作項目,展示RTOs基礎(chǔ)設(shè)施的具有吸引力的關(guān)鍵內(nèi)容。在這兩個例子的基礎(chǔ)上,演講者將討論RTO需要堅持和發(fā)展的內(nèi)容,以保持良性循環(huán),推動和加速產(chǎn)業(yè)創(chuàng)新,以造福社會。


來自ARCNL的Fred Brouwer介紹了雜化分子EUV光刻膠中的光子誘導(dǎo)反應(yīng)。光刻膠是光刻工藝的核心。目前的主流技術(shù)是利用紫外光(UV)進行光化學(xué)反應(yīng)。對于下一代極紫外光刻技術(shù)(EUVL),材料已經(jīng)從化學(xué)放大紫外光刻膠中得到了改進,但是這需要新的材料和機制來滿足靈敏度、特征尺寸和圖形質(zhì)量的整體要求。在ARCNL的光刻膠研究中,演講者團隊將重點放在定義明確的無機/有機分子雜化材料上,這些材料有望將有機構(gòu)件的結(jié)構(gòu)和反應(yīng)多樣性與無機核心的刻蝕抗性和EUV吸收率結(jié)合起來。本次演講將討論兩類分子的實例。在錫-氧籠狀化合物(tin oxo cage compounds)中,反應(yīng)來源于不穩(wěn)定的錫-碳共價鍵。然而,暴露在外的物質(zhì)不溶于水的偶聯(lián)反應(yīng)的細節(jié)仍然難以捉摸。含Hf、Zr和Zn的金屬氧簇(在Sonia Castellanos博士的監(jiān)督下研究)具有可交換的羧酸配體(carboxylate ligands),具有很大的合成靈活性。反應(yīng)機理主要涉及自由基誘導(dǎo)丙烯酸酯單元的偶聯(lián),產(chǎn)生EUV曝光后不溶的物質(zhì)。


DIC顯示展


來自Nikon的Masahiro Morita介紹了尼康的曝光、計量和檢測的集成解決方案。尼康一直在提供從半導(dǎo)體世界的新興階段使用的的4英寸晶圓到最新的邏輯/存儲器/微機電系統(tǒng)(MEMS)器件廣泛使用的半導(dǎo)體制造工具。對于先進器件而言,無論是多重曝光技術(shù)還是EUVL技術(shù),套刻精度都顯得尤為重要。EUVL具有的反射式光學(xué)器件,可以變形為DUV柵格。此外,可用于異質(zhì)和均質(zhì)集成的3D結(jié)構(gòu)制造的晶圓鍵合技術(shù)也會使晶圓柵格變形。至于改進,特別是改進產(chǎn)品上套刻(On-Product Overlay, OPO),對每個晶圓間和每個曝光區(qū)域間進行密集測量成為一項關(guān)鍵技術(shù)。在另一方面,測量點的增加可能導(dǎo)致生產(chǎn)速率下降。因此,尼康新開發(fā)了高密度測量工具,該工具具有高吞吐率,并且可以對掃描儀進行離線測量以保持芯片生產(chǎn)速率。在本次演講中,演講者介紹了各種曝光工具和量測工具,這些工具可以通過前饋校正方案補償晶片形狀和曝光區(qū)域的各種變形,即使進行密集測量也不會造成生產(chǎn)速率損失。同時,作者也將從切割設(shè)計到成熟設(shè)計的使用討論這些工具和檢查工具的適用性。


來自Canon的Keita SAKAI介紹了用于半導(dǎo)體大規(guī)模量產(chǎn)的納米壓印技術(shù)的性能改進技術(shù)。納米壓印光刻制造設(shè)備利用成像技術(shù),該技術(shù)涉及逐場沉積以及通過噴射技術(shù)將低粘度光刻膠沉積到襯底上進行曝光。圖形化的掩模下降到流體(fluid)中,然后通過毛細作用(capillary action)迅速流入掩模中的浮雕圖形(relief patterns)中。在填充步驟之后,光刻膠在紫外線輻射下交聯(lián),然后去除掩模,從而在襯底上留下有圖形的光刻膠。與光學(xué)光刻設(shè)備制作的圖形相比,這種技術(shù)能夠以更高的分辨率和更大的均勻度復(fù)制圖形。此外,由于該技術(shù)不需要大口徑透鏡陣列(array)和先進光學(xué)光刻設(shè)備所需的昂貴光源,因此NIL設(shè)備實現(xiàn)了更簡單,更緊湊的設(shè)計,可以將多個單元組合在一起以提高生產(chǎn)率。本報告討論了為實現(xiàn)大規(guī)模量產(chǎn)對壓印光刻所進行的改進,特別是實現(xiàn)穩(wěn)定和高精度套刻誤差所需的方法。


來自DNP的Shingo Yoshikawa介紹了使用多光束掩模寫入器(MBMW)的5nm節(jié)點EUV掩模工藝研究。半導(dǎo)體行業(yè)一直在向更小尺度的圖形化轉(zhuǎn)變,但DUV光刻技術(shù)限制了圖形分辨率。因此,EUV光刻技術(shù)正在越來越多的關(guān)鍵芯片層中取代DUV光刻技術(shù)。基于5-7nm邏輯節(jié)點工藝的微處理器和高級存儲設(shè)備的極紫外光刻(EUVL)商業(yè)化已經(jīng)從少數(shù)半導(dǎo)體芯片制造商開始,預(yù)計將擴展到其他從事尖端工藝的半導(dǎo)體制造商。光掩模制造技術(shù)是EUVL的關(guān)鍵技術(shù)之一,它對分辨率、精度和生產(chǎn)率提出了更高的要求。為了解決這個問題,DNP安裝了一個多光束掩模寫入器(MBMW)。該寫入器配備了26.2萬可編程光束,一個120Gb每秒的數(shù)據(jù)路徑,和一個空氣軸承(air-bearing)工件臺。該項工作對幾種類型傾斜形狀的曲線圖形進行了評估,證明了MBMW的寫策略對任何曲線圖形都是有用的,并討論了MBMW處理EUV應(yīng)用的能力。


來自Microsoft的Andy Chan介紹了他們在Azure中運行OPC所學(xué)習(xí)到的經(jīng)驗。越來越多的企業(yè)將光學(xué)鄰近效應(yīng)校正(OPC)作業(yè)提交到公共云上執(zhí)行,以獲取更多的計算資源,從而補充或者替換他們自己的硬件運算設(shè)備。該報告將重點介紹我們團隊從中所得到的經(jīng)驗,以及Azure與主要EDA工具提供商(例如新思Synopsys)在云計算方面的合作。


DIC顯示展


來自Synopsys的Peng Liu介紹了EUV光刻中使用機器學(xué)習(xí)軟件和硬件進行掩模合成的的報告。最近隨著機器學(xué)習(xí)算法方面的進展,促進了人工智在許多新領(lǐng)域的應(yīng)用。例如,圖像識別、自動駕駛、網(wǎng)絡(luò)監(jiān)控、虛擬個人助理等,這些人工智能的應(yīng)用都是由先進的機器學(xué)習(xí)軟件和硬件平臺推動的。半導(dǎo)體行業(yè)的光刻工程師也在應(yīng)用機器學(xué)習(xí)技術(shù)來解決計算光刻領(lǐng)域中的挑戰(zhàn)性難題。最近已有關(guān)于基于機器學(xué)習(xí)的三維掩模建模,光刻膠建模還有光學(xué)鄰近效應(yīng)校正的報道。各種人工智能的廣泛應(yīng)用,也促進了機器學(xué)習(xí)軟硬件平臺的迅速發(fā)展。例如,谷歌、Facebook和微軟分別開發(fā)了流行的開源機器學(xué)習(xí)框架TensorFlow、PyTorch和CNTK。本報告展示的工作中探索了利用新的生態(tài)系統(tǒng)進行EUV掩模合成的可能性,并討論基于機器學(xué)習(xí)的掩模、光學(xué)及光刻膠模型的建立等。


來自ASML的Boer Zhu介紹了低K1 EUV中分辨率增強技術(shù)的仿真研究。對于5nm及以下的集成電路工藝節(jié)點,必須引入先進的分辨率增強技術(shù)(RETs)來實現(xiàn)低k1 EUV。該工作探索了多種RETs,并使用計算光刻技術(shù)研究了它們對于邏輯電路接觸孔圖形產(chǎn)生的影響。研究的RETs包括增強型EUV 光學(xué)鄰近效應(yīng)修正(OPC),光源掩模協(xié)同優(yōu)化,光瞳填充率和相移掩模等。評估的工藝參數(shù)包括邊緣位置誤差、重疊工藝窗口、圖像歸一化對數(shù)斜率(NILS),局部線寬均勻性和NILS聚焦深度。仿真結(jié)果顯示,目前光刻方法若采用基于鉭的金屬吸收層的掩模難以為間距為40nm及以下的接觸孔圖形提供足夠的成像性能,而相移掩??娠@著提高NILS和聚焦深度。該研究表明低k1 EUV應(yīng)該是多種RETs的組合技術(shù),其中包括先進的成像技術(shù),OPC,高分辨率的光刻膠,先進掩模甚至包括增強性的刻蝕技術(shù)。


來自武漢大學(xué)的Fei Peng介紹了基于人工期望版圖(artificial desired pattern)的掩模版優(yōu)化。作為補償圖像畸變的最有效方法,反演光刻技術(shù)(ILT)在計算光刻中得到廣泛使用。然而,ILT對晶片圖像的補償仍然受到低通濾波效應(yīng)的限制,高頻信號難以補償。本文研究了一種新的優(yōu)化算法并將其應(yīng)用于ILT。通過對目標(biāo)圖案上的高頻點進行表征,并在這些點上添加額外的低頻信號,形成人工期望版圖。然后在優(yōu)化中使用人工期望版圖代替目標(biāo)版圖,以解決高頻信號對優(yōu)化的影響。仿真結(jié)果表明了該方法的優(yōu)越性,有效的提高了版圖的保真度。


來自HLMC的Xuedong Fan介紹了一種新穎的基于掃描電鏡圖像的先進光刻工藝控制---提供快速反饋。光刻工藝工具的穩(wěn)定性是半導(dǎo)體器件制造的基礎(chǔ)。在光刻階段,采用了幾種工藝控制方法來驗證并監(jiān)控每個單獨的工藝層。傳統(tǒng)的工藝控制包括對量測特征圖形進行CDSEM(關(guān)鍵尺寸掃描電子顯微鏡)測量以及對器件特征圖形進行光學(xué)檢查和DRSEM(缺陷審查掃描電子顯微鏡)。在這里,我們采用了一種新穎的PSD(工藝穩(wěn)定性診斷)解決方案,該方案使用CDSEM或DRSEM圖像對器件特征圖形提供了詳細的泊松圖分析。這樣既可以快速了解工藝行為,也可以確認(rèn)任何偏差的根本原因。在本文中,我們將討論焦深和最佳焦點的監(jiān)測以及像散和球面像差這樣的透鏡參數(shù)的診斷方法。我們描述了從高分辨率圖像中提取相關(guān)參數(shù)并為這些關(guān)鍵指標(biāo)建立自動監(jiān)測的方法。


DIC顯示展


來自Cymer的Billy Tang介紹了用多焦點成像改善先進3D NAND通孔層景深。改善景深(DOF)是改善工藝窗口的關(guān)鍵指標(biāo)。激光波長的變化(中心波長振蕩)主要影響色差,并且圖像形成是每個貢獻波長圖像強度疊加的結(jié)果。Cymer創(chuàng)新了多波長技術(shù),即所謂的Multi-Focal Imaging(MFI),以改善通孔層的景深,這是先進節(jié)點產(chǎn)品的關(guān)鍵瓶頸。該演講將討論改進通孔景深的歷史技術(shù)以及針對可用用戶案例的MFI仿真。仿真結(jié)果表明,使用MFI可以顯著改善所選特征的景深。研究還發(fā)現(xiàn),使用MFI技術(shù)時,SMO也是提高景深的關(guān)鍵技術(shù)。


來自IEEE IRDS的Mustafa BADAROGLU介紹了面向大規(guī)模生產(chǎn)的深度摩爾定律(More Moore)路線圖。我們生活在一個互聯(lián)的世界中,依賴高效節(jié)能的計算來獲取大量數(shù)據(jù)。在即使數(shù)據(jù)和大數(shù)據(jù)之間無縫交互的要求下,這變得更具挑戰(zhàn)性。即時數(shù)據(jù)生成需要低功耗設(shè)備,這些設(shè)備必須能夠以低功耗即時生成數(shù)據(jù)。大數(shù)據(jù)需要大量的計算,通信帶寬和內(nèi)存資源來生成所需的服務(wù)和信息。本次演講從國際器件和系統(tǒng)路線圖(IRDS)的角度,介紹了15年來主流/大規(guī)模生產(chǎn)(HVM)的邏輯器件的發(fā)展,使即時數(shù)據(jù)和大數(shù)據(jù)的處理成為可能。本報告介紹了大數(shù)據(jù),移動性和云應(yīng)用程序在功率、性能、面積、成本(PPAC)方面面臨的挑戰(zhàn)與解決方案。


來自Gigaphoton的Toshihiro Oga介紹了通過光譜性能穩(wěn)定性和光脈沖展寬功能改善成像性能的技術(shù)。最新的ArF浸沒式光刻已被定位為滿足更嚴(yán)格的工藝控制要求的最有前途的技術(shù)。下一代光源最重要的功能是提高芯片產(chǎn)量。光源的關(guān)鍵要求之一是E95%帶寬,帶寬已成為提高工藝裕量和改善光學(xué)特性的更關(guān)鍵參數(shù)。較低的E95%帶寬能夠提高成像對比度,從而實現(xiàn)更好的分辨率和更好的更好OPE特性。同時改善的E95%帶寬穩(wěn)定性,能夠在晶圓上提供更好的CD均勻性。為了縮小CD特征尺寸,降低LWR/LER變得至關(guān)重要。此外,新設(shè)計的光脈沖展寬器(OPS)可以通過降低斑點對比度(SC)來降低LWR/LER。Gigaphoton一直在研究SC對E95%的敏感度以及空間對比度與時間對比度項的相關(guān)性,然后通過引入最新的OPS定義所需的SC。本次演講討論了ArFi光源的最新開發(fā)狀況和性能。


來自KingSemi的Yonggang Xie介紹了KingSemi專注于光刻跟蹤工具在半導(dǎo)體行業(yè)的開發(fā)和制造。機器型號:KS-FT300-110,是第一臺國產(chǎn)的前道 Track已于2018年移至YMTC,KingSemi于2019年12月完成了i-line工藝驗證。在驗證期間,KingSemi得到了YMTC的大力支持,包括晶圓資源,機器時間,機器交叉驗證,廠務(wù)設(shè)施,化學(xué)藥品,人力,專有技術(shù),建議等。KingSemi獲得了與競爭對手相當(dāng)?shù)暮穸染鶆蛐?,缺陷性能也達到TEL長期的水平。此外還掌握了顆??刂?,如何減少粘附劑的濕顆粒,并制定了標(biāo)準(zhǔn)化噴嘴清潔程序等等。此后,kingsemi為不同的客戶設(shè)計和生產(chǎn)更多更先進的涂膠顯影機,例如用于H 公司的第一個28nm BARC涂膠機,用于S公司的第一個14nm BARC涂膠機,用于G 公司的Krf Track和Arf Track,沉浸式涂膠顯影機也是KingSemi努力開發(fā)的方向。KingSemi在今天部分中詳細說明YMTC流程調(diào)整。


來自HLMC的Yiming Zhu介紹了用于先進節(jié)點的生產(chǎn)的國內(nèi)清洗勻膠顯影機的開發(fā)和改進。Clean Track的性能直接影響曝光圖案的外觀和均勻性,污染和缺陷控制對于提高先進工藝的產(chǎn)量也起著關(guān)鍵作用。目前主流設(shè)備是國外公司提供的,技術(shù)壁壘正在逐步增加。國內(nèi)設(shè)備在28nm節(jié)點或以下沒有大規(guī)模生產(chǎn)和應(yīng)用經(jīng)驗。華力與沈陽芯源的技術(shù)合作著眼于環(huán)境顆粒缺陷,光刻膠的旋涂工藝以及線條結(jié)構(gòu)的穩(wěn)定性控制,以滿足先進工藝的要求。在本次合作中,發(fā)現(xiàn)并解決了130多個軟件和硬件問題。WPA,DPA和ICPMS
數(shù)據(jù)提高了90%。與先進的Clean Track相比,關(guān)鍵參數(shù)縮小到小于10%。工藝能力提高了兩倍,在某些方面可以超過進口設(shè)備。目前,國內(nèi)KingSemi的Clean Track已成功完成28 nm節(jié)點技術(shù)測試并通過了產(chǎn)品良率驗證。


DIC顯示展


來自ASML的Zhang Gary介紹了高速電子束計量和檢測實現(xiàn)的整體圖形應(yīng)用(Holistic Patterning Applications)。邊緣放置錯誤(Edge placement error, EPE)是用于先進邏輯和存儲器件的主要技術(shù)。需要將兩個相關(guān)層之間的EPE控制在設(shè)計間距的四分之一以下,以確保圖案保真度以及器件性能和良率。以邏輯設(shè)備縮放為例, EPE容限已從20nm節(jié)點的16nm縮小到3nm節(jié)點的6nm??傮wEPE包括系統(tǒng)誤差(例如OPC,全局CDU和套刻誤差(overlay))以及隨機誤差(例如局部CDU和局部圖形放置誤差),其中局部CDU和局部圖形放置誤差是主要的原因,在典型的EUV圖形形成過程中,約占EPE總量的60%。這些隨機局部誤差表現(xiàn)出非高斯分布,這需要遠遠超過3 sigma的大規(guī)模計量。本報告說明如何將高速電子束計量技術(shù)用于大規(guī)模計量應(yīng)用,例如OPC,隨機感知的工藝窗口以及EPE預(yù)算細分和優(yōu)化。計量技術(shù)是大規(guī)模計量應(yīng)用的另一個新興領(lǐng)域,如高分辨率電子束檢查與計量應(yīng)用融合的最新趨勢所示。這是由于將缺陷發(fā)現(xiàn)和監(jiān)視范圍從傳統(tǒng)的硬缺陷擴展到圖案保真度軟缺陷的需求不斷增長。ASML正在與芯片制造商合作開發(fā)整體圖形應(yīng)用(holistic patterning applications),并為EPE和缺陷計量,光刻優(yōu)化和圖案控制實現(xiàn)創(chuàng)新的硬件和軟件解決方案。


來自KLA的Bo Hua介紹了用于掩模檢測的寬光譜等離子光學(xué)晶圓缺陷檢測技術(shù)。隨著極紫外(extreme ultraviolet , EUV)光刻技術(shù)在7nm / 5nm節(jié)點大批量制造(high volume manufacturing , HVM)中的引入,需要一種全面的掩模檢測策略,以降低良率的風(fēng)險。EUV掩模版有多種缺陷來源:真空系統(tǒng)引入的顆粒,霧度缺陷(haze defects)和其他顆粒污染物的潛在增長。掩模缺陷源對良率的最終影響取決于缺陷在晶圓上的印刷情況。因此,需要結(jié)合基于晶圓和掩模版的檢測以完全確保掩模版質(zhì)量,特別是當(dāng)掩膜貼上保護膜(pellicle)而掩膜檢測光的波長無法穿透此保護膜時。檢測印刷后的掩模版是否合格的方法稱為“掩模版印刷檢查”或簡稱為“印刷檢查(print check)”。KLA的寬光譜等離子(Broadband Blasma , BBP)晶圓缺陷檢測系統(tǒng)提供了一系列波長的寬光譜,提高了印刷在晶圓上的重復(fù)缺陷(repeater defect)的檢測靈敏度。KLA還開發(fā)了新的檢測功能和算法,這些功能和算法可以降低噪聲,從而進一步提高中重復(fù)缺陷的檢測靈敏度。本演講概述了使用BBP晶圓檢測系統(tǒng)開發(fā)的掩模版印刷檢查方法。


來自CXMT的Yunsheng Xia介紹了先進DRAM制造中可調(diào)波長成像技術(shù)對OPO量測的改善。隨著先進DRAM制程工藝節(jié)點的不斷縮小,對準(zhǔn)精度要求越來越高,對準(zhǔn)誤差對良率影響越來越大,這就需要對產(chǎn)品對準(zhǔn)(On-Product overlay, OPO)的量測更加準(zhǔn)確和穩(wěn)定。在產(chǎn)品研發(fā)或者量產(chǎn)階段,工程師為了提高良率往往需要對制程工藝進行調(diào)整。但是,overlay量測對工藝變動很敏感,量測窗口可能會隨著工藝調(diào)整而偏移甚至消失。本報告介紹了最新的Archer 成像overlay量測設(shè)備上的一些功能,例如可調(diào)波長光源(wave tuner, WT)和動態(tài)對焦模式 (Dynamic Focus Mode, DFM) ,對先進DRAM中某些關(guān)鍵層的overlay量測進行優(yōu)化。使用WT功能,成像系統(tǒng)可以獲得更好的光源條件,使得擬合后overlay的殘差降低約60%,而且不同片/批晶圓的overlay量測結(jié)果更加穩(wěn)定。DFM可以使量測獲得更加準(zhǔn)確的焦面位置,從而提高量測的準(zhǔn)確性。不論是處于研發(fā)還是量產(chǎn)階段的產(chǎn)品,WT和DFM對于提高量測的準(zhǔn)確性和穩(wěn)定性起到了關(guān)鍵的作用,而且量測過程中獲得的準(zhǔn)確性指標(biāo)圖、殘差-波長曲線以及焦面偏移圖等結(jié)果可以為客戶提供更加全面的信息來判斷制程工藝的變化規(guī)律。


來自ICRD的Wei Yuan介紹了如何使用基于機器學(xué)習(xí)的熱點預(yù)測顯著提高晶圓上的熱點捕獲率。在實際的掩模交付環(huán)節(jié)中,終端用戶通常會使用仿真工具來捕獲(capture)大量潛在壞點(hotspot candidates),這些潛在壞點可能出現(xiàn)在晶圓上。晶圓廠緊密的交貨期需要一種有效的方法來對這些潛在壞點進行分類。傳統(tǒng)上,為了找到壞點,驗證工具主要關(guān)注有限的參數(shù),例如輪廓,局部對比度(contrast)以及從完整空間像(full aerial)和光刻膠信息中提取的參數(shù)。這種方法很難準(zhǔn)確地區(qū)分出高風(fēng)險壞點(high risk hotspots),尤其是當(dāng)壞點數(shù)量很大時。相反,使用先進的機器學(xué)習(xí)技術(shù),基于圖像的Newron壞點預(yù)測是一種可以充分利用整個仿真圖像,以便為每個潛在壞點生成預(yù)測信息的工具和方法。Newron壞點預(yù)測能夠顯著減少所需的輸入信息量并提高壞點捕獲率。


DIC顯示展


來自Mentor的Qian Xie介紹了如何使用Calibre Wafer Defect Management和機器學(xué)習(xí)解決方案減少系統(tǒng)缺陷。隨著半導(dǎo)體制造繼續(xù)向更先進的技術(shù)節(jié)點推進,設(shè)計和工藝中引入的系統(tǒng)性缺陷(systematic defects)已成為限制良率的重要因素。因此,識別和表征這些系統(tǒng)性缺陷變得越來越重要。設(shè)計系統(tǒng)的缺陷分析通常是通過結(jié)合在線檢查結(jié)果和物理布局(設(shè)計)信息來完成的。在整個流程中,從準(zhǔn)備檢查所關(guān)心的區(qū)域(care area) 到執(zhí)行系統(tǒng)性缺陷根本原因分析, EDA軟件的使用起著重要作用。尤其是將機器學(xué)習(xí)技術(shù)與OPC特征向量提取相結(jié)合,我們可以對晶圓上的難以成像的版圖進行更精確的分析。本報告介紹了如何利用這些技術(shù)進行工藝窗口檢查(PWQ),主要關(guān)注于我們?nèi)绾螆?zhí)行BFI至SEM下采樣,以及全芯片壞點預(yù)測以驗證PWQ晶片上的潛在壞點,從而獲得準(zhǔn)確的工藝窗口,并辨別具有較高SEM缺陷命中率的系統(tǒng)性缺陷版圖。


來自ICRD的Xuelong Shi介紹了基于DCNN的SEM圖像輪廓提取的有效方法。SEM圖像輪廓提供了有關(guān)光刻質(zhì)量和能力的寶貴信息。諸如CD和光刻膠側(cè)壁角的幾何特性可以從SEM圖像輪廓中提取或估計。這些幾何屬性可用于OPC模型校準(zhǔn),OPC模型驗證和光刻壞點(hotspot)檢測。這項工作提出了一種基于機器學(xué)習(xí)的SEM圖像輪廓提取方法。經(jīng)過設(shè)計的深度卷積神經(jīng)網(wǎng)絡(luò)(DCNN)和自制的高質(zhì)量數(shù)據(jù)集相結(jié)合,用于輪廓模型訓(xùn)練?;诟咝阅艿膱D像/特征表征以及硬件加速并行計算的顯著優(yōu)勢,該模型實現(xiàn)了高精度和實時的輪廓提取操作,更重要的是,它提供了區(qū)分并分離SEM圖像頂部和底部輪廓的能力。另外,該模型不但去除了冗余的邊緣,而且修復(fù)了由不完善的工藝和測量技術(shù)導(dǎo)致的局部不連續(xù)性(local discontinuity)。


來自CUMEC的Zengzhi Huang介紹了如何在180nm節(jié)點硅光子MPW平臺上進行OPC初步開發(fā)。硅基光子技術(shù)已經(jīng)成為各種應(yīng)用場景中的使能技術(shù),例如通訊,數(shù)據(jù)中心互連,LiDAR,光學(xué)傳感和量子計算。但是,許多研究小組或Fabless公司都無法使用與CMOS技術(shù)兼容的硅光子器件的制造設(shè)施。多項目晶圓(MPW)服務(wù)將成為令他們滿意的解決方案。光學(xué)鄰近校正(OPC)在硅光子MPW平臺中至關(guān)重要。本報告介紹了CUMEC的180 nm節(jié)點硅光子MPW平臺上的OPC初步開發(fā)工作。


來自JSR的Takanori KAWAKAMI介紹了面向5nm及5nm以下節(jié)點的先進光刻材料研究現(xiàn)狀。先進的器件制造需要高性能的光刻膠,例如將小尺寸圖形從光刻膠轉(zhuǎn)移到襯底材料上。光刻正在將極紫外(EUV)技術(shù)應(yīng)用到器件制造中。EUV光刻目前正處于第一代大批量生產(chǎn)階段。它要求單次光刻可以實現(xiàn)半周期尺寸小于20納米的圖形制造,這正是圖形轉(zhuǎn)移非常具有挑戰(zhàn)性的原因。下一代EUV光刻技術(shù)需要進一步提高光刻膠性能,例如分辨率、靈敏度和圖形粗糙度。因此,深入理解5nm及以下節(jié)點的光子和材料隨機效應(yīng)(photon and materials stochastic effects)是非常重要的。此外,在蝕刻襯底時還存在多種旋涂層(spin-on under layer)。因此,旋涂層材料在光刻膠相容性、反射率控制、平面化和刻蝕性能等方面的作用將日益重要。


DIC顯示展


來自PiBond的Sams Hsu介紹了用于半導(dǎo)體制造工藝的新型硅基材料。PiBond所生產(chǎn)的含硅基材料和平坦化的有機聚合物,主要應(yīng)用在半導(dǎo)體產(chǎn)業(yè)中。這些材料在光刻的領(lǐng)域中,作為光刻膠或底層材料(underlayers),介電及光電等應(yīng)用,并最大化器件的功能。PiBond開發(fā)新型硅基光刻膠材料,可實現(xiàn)高分辨率的圖像。目前PiBond已經(jīng)有一系列的材料被開發(fā)用于兩個主要的應(yīng)用:一是作為直接可圖形化的硬掩膜(中間層),二是作為直接可圖形化的材料。這兩個應(yīng)用可以提升生產(chǎn)能力(throughput)及降低制作成本。本報告將討論和總結(jié)在硅基光刻膠材料和光刻堆疊發(fā)展領(lǐng)域的最新成就,此外也概述了最新材料發(fā)展再其他相關(guān)的應(yīng)用。


來自3M的Garry Wang介紹了如何通過3M固化微離子交換樹脂床工藝處理PGMEA。隨著半導(dǎo)體技術(shù)節(jié)點的提升,無論是邏輯器件還是存儲器件,對生產(chǎn)制程中用到的液體中的金屬離子含量都提出了越來越高的要求。傳統(tǒng)的離子交換柱受限于流體動力方面的因素,通常只能處理到ppb水平,遠遠達不到目前先進技術(shù)節(jié)點要求的ppt水平,即為ppb的千分之一。PGMEA溶劑是一種典型的用于溶解光敏聚合物的溶劑(major solvent),其含有的任何金屬離子都會潛在的影響光刻制程,從而擴散到功能性元器件中,降低其性能,良率或者使用壽命。在本研究中,SEMI標(biāo)準(zhǔn)2類等級的PGMEA原液通過3M金屬離子純化器去除金屬離子。3M金屬離子純化器采用3M固化微離子交換床技術(shù)建造,兩種樹脂類型可供選擇,一種基于強酸性陽離子交換樹脂,另一種基于氨基磷酸螯合樹脂。濾前和濾后液取樣測量二十種金屬離子濃度發(fā)現(xiàn),單次通過3M金屬離子純化器,所有的金屬離子含量都有顯著下降,尤其是一些輕金屬離子,比如鈉和鉀。兩種樹脂類型的離子純化器的工藝條件和金屬離子去除效果在本文中都有討論。

來自FUJIFILM的TORU FUJIMORI介紹了如何減少EUV光刻中的隨機問題。極紫外(EUV)光刻技術(shù)已經(jīng)準(zhǔn)備好在7nm及以下技術(shù)節(jié)點中應(yīng)用。實現(xiàn)EUV光刻的一個關(guān)鍵因素是EUV光刻膠材料的選擇,該材料必須具有15nm半周期以下分辨率,并且具有很高的靈敏度。然而,即使使用最新的EUV光刻膠,其性能仍然不足以滿足真正的大批量制造(HVM)的要求。其中一個關(guān)鍵的問題是隨機效應(yīng)導(dǎo)致的“缺陷”,如納米橋連或納米縮頸(nano-pinching)。本報告介紹了如何減少EUV光刻中的隨機問題。


來自Technische Universit?t Ilmenau的Eberhard Manske介紹了基于針尖和激光的可替代性納米制造技術(shù)??梢栽谄矫婧蛠喖{米級別的非平面上實現(xiàn)100毫米制造精度。近年來,越來越多基于AFM針尖或激光結(jié)構(gòu)化的方法作為新的光刻技術(shù)方案引起了人們的注意。但到目前為止該技術(shù)大多只展示過微米級別的精度,測量和定位能力是不夠的。目前伊爾梅瑙工業(yè)大學(xué)在這方面研究的焦點在于制造能夠在平坦甚至非平坦表面上進行測量和構(gòu)造的儀器。新開發(fā)的NFM-100納米加工機 為4英寸表面亞納米結(jié)構(gòu)的跨尺度AFM針尖和激光納米加工領(lǐng)域的基礎(chǔ)研究提供了重要的實驗平臺?;诟呔鹊募す飧缮鎯x已經(jīng)具有20皮米的分辨率和亞納米再現(xiàn)性。它可以配備原子力顯微鏡頭和激光系統(tǒng),這樣它就同時具備讀寫的功能。本報告介紹了了NFM-100出色的功能以及一些納米制造技術(shù),例如基于Fowler-Nordheim電子場發(fā)射的先進掃描近端探針光刻、直接激光寫入和紫外納米壓印光刻。


DIC顯示展


來自南方科技大學(xué)的Qi-Huo Wei介紹了基于等離子元超掩模板的分子取向圖案化??刂品肿尤∠蚴侵圃焖幸壕骷闹匾襟E。特別是基于液晶的平面光學(xué)元件、刺激響應(yīng)彈性體和可編程折紙的獨特功能都依賴于空間上不均勻的分子取向。在這次演講中介紹了一種新的圖案化技術(shù),通過使用等離子元超掩??梢詫⒎肿优帕谐蓭缀跞我獾膬删S和三維的指向矢場。不同于傳統(tǒng)的只在光強度上產(chǎn)生空間調(diào)制的光掩模,等離子元超掩模可產(chǎn)生光強度和偏振方向的空間調(diào)制。報告將展示由這種等離激元掩模板圖案化技術(shù)實現(xiàn)的一些應(yīng)用,例如具有高效率,高品質(zhì)的平面光學(xué)元器件。


來自復(fù)旦大學(xué)的Shisheng Xiong介紹了結(jié)合嵌段共聚物定向自組裝光刻技術(shù)和雙重圖案技術(shù)的亞10納米高分辨率圖案技術(shù)。半導(dǎo)體器件的持續(xù)小型化需要光刻技術(shù)的發(fā)展,從而能夠高密度的制造具有高均勻性的超小特征圖形。本報告介紹了通過嵌段共聚物(BCPs)定向自組裝(DSA)光刻技術(shù)和自對準(zhǔn)雙重圖案化技術(shù)相結(jié)合從而實現(xiàn)了光刻圖案的間距縮放和產(chǎn)生超高密度特征。首先,使用高χ-嵌段共聚物定向自組裝技術(shù)形成線/空間圖案,將其用作生產(chǎn)mandrels的模板。然后使用連續(xù)滲入合成法合成在mandrels上的間隔層。通過移除mandrels,節(jié)距縮小,最終圖案的線寬約為5納米。


來自Chongqing University的Gaofeng Liang介紹了用于倏逝波干涉光刻的多層膜設(shè)計。由于傳統(tǒng)光刻系統(tǒng)只能利用傳播波,不能將攜帶掩模亞波長細節(jié)的倏逝波傳送到光刻膠,其光刻圖形的分辨力只能達到照明波長的一半。為了突破衍射極限并獲得更精細的圖形,近年來亞衍射光刻技術(shù)得到了大力發(fā)展。尤其是表面等離子體光刻被證明通過激發(fā)表面等離子體激元(SPPs)并與倏逝波耦合可以提高分辨力。基于此,他們設(shè)計并驗證了基于雙曲色散超材料多層膜結(jié)構(gòu)的超分辨光刻器件。但金屬的高損耗使得穿過多層膜后的場強降低了幾個數(shù)量級,導(dǎo)致的曝光時間長且圖形深度淺。因此,在實現(xiàn)超分辨光刻圖形的同時保持高透光率顯得尤為重要。這里,他們提出了一種新的基于一維全介質(zhì)光子晶體的光刻器件用于來產(chǎn)生深亞波長光刻圖形。這種設(shè)計為超分辨率光刻提供了一種降低傳輸損耗、提高光能效率的新策略。


以下是會議精彩瞬間:


DIC顯示展

DIC顯示展

DIC顯示展

DIC顯示展

DIC顯示展

DIC顯示展